Forbedret Intel Speedstep-teknologi (EIST)

Forfatter: Laura McKinney
Oprettelsesdato: 7 April 2021
Opdateringsdato: 16 Kan 2024
Anonim
Forbedret Intel Speedstep-teknologi (EIST) - Teknologi
Forbedret Intel Speedstep-teknologi (EIST) - Teknologi

Indhold

Definition - Hvad betyder Enhanced Intel Speedstep Technology (EIST)?

Forbedret Intel SpeedStep Technology (EIST) er en strøm- og termostyringsteknologi udviklet af Intel. EIST blev introduceret som et middel til at muliggøre høj ydeevne, samtidig med at det opfylder de strømbesparende behov i et mobilt computersystem.


Essentielt afbryder EIST urets hastighed på en central behandlingsenhed (CPU) i perioder, der kræver minimal efterspørgsel. Derefter bringer urets hastighed tilbage til sit maksimale potentiale, når det kræves af belastningen. Dette gør det muligt for en computer at spare strøm, når der er mindre at behandle, men alligevel opnå høj ydelse, når efterspørgslen er stor.

Denne teknologi er tilgængelig i Core-brandede processorer.

En introduktion til Microsoft Azure og Microsoft Cloud | Gennem denne vejledning lærer du, hvad cloud computing handler om, og hvordan Microsoft Azure kan hjælpe dig med at migrere og drive din virksomhed fra skyen.

Techopedia forklarer Enhanced Intel Speedstep Technology (EIST)

Den tidligere, ikke-forbedrede version af SpeedStep skiftede frekvens og spænding mellem lave og høje niveauer som svar på en aktuel processorbelastning. EIST bygger på dette ved at bruge følgende strategier:


  • Adskillelse af frekvens- og spændingsændringer, hvorved spænding trappes op eller ned i små trin separat fra ændringer i frekvens. På grund af dette er processoren i stand til at reducere systemtilgængeligheden på grund af frekvensændring. Denne teknik gør det muligt for systemet at skifte mellem spænding og frekvenstilstande oftere, hvilket forbedrer balance / ydelsesbalance.
  • Urpartitionering og gendannelse, hvor busuret kører kontinuerligt, selv under tilstandsovergange. Det fortsætter med at køre, selv når kernet uret og faselåseslyngen er stoppet. Dette tillader, at logik forbliver aktiv, selv når nogle af CPU-delene i øjeblikket er stoppet.

EIST reducerer latensen iboende ved at ændre spændingsfrekvensparret (P-tilstand), hvilket gør det muligt for disse overgange at forekomme oftere. Dette giver mulighed for mere granuleret, efterspørgselsbaseret switching og kan optimere power-to-performance-balancen, baseret på applikationernes krav.